Cadence益华电脑宣布,逻辑IC供应商矽统科技(Silicon Integrated System,SiS) 针对其 PC周边与多媒体SoC 设计积极采用 Cadence 解决方案,以加强原有设计自动化之技术,并进一步使自己的产品开发流程最佳化,大幅提高产能并增进获利能力。
Cadence 针对矽统科技寻求新降低功耗以及符合特殊SoC设计规格的需求,提供完整数位设计到signoff设计方法。所采用的技术与方法包括完整的数位流程,涵盖逻辑设计到设计实现、客制化/类比流程、验证流程、功耗降低之方法,以及跨设计流程具功耗意识(power-aware)的自动化设计功能。
为了满足客户对数位电视及多媒体SoC晶片设计的功耗需求,矽统科技针对低功耗验证采用了 Encounter Conformal Low Power;全晶片设计实现采用了 Encounter 数位设计实现系统; 而在加速功耗最佳化的需求则是运用了 Encounter Power System ;在合成与时序分析方面则采用了 Encounter RTL Compiler 以及 Encounter Timing System .
此外,矽统科技也将针对类比、RF、以及混合讯号等复杂的设计需求,纳入 Cadence 的 Virtuoso Multi-Mode Simulation 与 Virtuoso Accelerated Parallel Simulator 的全方位设计、验证以及精确模拟等功能。
矽统科技尤其对于广大的Cadence验证IP系列产品感到满意,针对包含 USB 3.0 等以USB为基础的设计,提供了相对应的验证IP.此外, Compliance Management System 以独特的metric-based方法,协助进行protocol 相容性验证自动化。矽统采用这项验证IP作为整个Cadence metric-based验证方法与技术不可或缺的一环。
资讯排行
- 买不起触摸版MacBook?其实用iPad也能体验
- 珀金埃尔默新型QSight™ 三重四极杆液质联用仪帮助分析实验室实现高灵敏度、高通量和高效率样品分析进程
- 村田适用于车载以太网BroadR-Reach的静噪元件
- LTE-V2V协议冻结 开启汽车智能网联市场大幕
- Hexiwear,一款可以编程的手表
- 三美电机开发出小型MEMS压阻式数字压力传感器
- 借助新型60V FemtoFET MOSFET缩小工业元件占位面积
- Maxim发布业界最小八通道高边驱动器MAX14913,全面提升工业4.0应用体验
- 安森美半导体扩展CMOS 图像传感器PYTHON系列,推出紧凑的SVGA器件
- 大数据时代的核心:超高速短距离光互联
- 七大不可思议 盘点3D打印机技术惊奇应用
- 拍子弹时间不是问题!超高速抓拍单电点评
- 打电话上网全能 超低价3G通讯平板推荐
- 双城记(长崎&东京) 三桥NEX-5R日本游记之三
- 蒸汽朋克再袭 四款DIY达人USB产品秀